# Санкт-Петербургский Политехнический Университет Петра Великого Институт Компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

# Лабораторная работа 1

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Тема: Введение в Vivado HLS

Студент:\_\_Ерниязов Т.Е\_\_\_\_ Гр. № \_\_\_\_3540901/81501\_\_\_\_\_

Преподаватель: Антонов А.П.

Задание 1

# Оглавление

| 1. | Задание. |                     | 3  |
|----|----------|---------------------|----|
| 2  | Ход ра   | іботы               | 4  |
|    | 2.1. Pe  | ешение 1            | 4  |
|    | 2.1.1.   | Моделирование       | 5  |
|    | 2.1.2.   | Синтез              | 6  |
|    | 2.1.3.   | C/RTL моделирование | 9  |
| 2  | 2. Реш   | ение 2              | 10 |
|    | 2.2.1.   | Моделирование       | 10 |
|    | 2.2.2.   | C/RTL моделирование | 12 |
| 3. | Выводы.  |                     | 14 |

#### Задание

- Создать проект lab1 1
- Подключить файл lab1 1.c (папка source)
- Подключить тест lab1 1 test.c (папка source)
- Микросхема: xa7a12tcsg325-1q
- Сделать solution1

задать: clock period 6; clock\_uncertainty 0.1 осуществить моделирование осуществить синтез

#### привести в отчете:

- performance estimates=>summary
- utilization estimates=>summary
- Performance Profile
- scheduler viewer (выполнить Zoom to Fit)

На скриншоте показать Latency

На скриншоте показать Initiation Interval

• resource viewer (выполнить Zoom to Fit)

На скриншоте показать Latency

На скриншоте показать Initiation Interval

#### Осуществить C|RTL моделирование

Открыть временную диаграмму (все сигналы)

Отобразить два цикла обработки на одном экране

На скриншоте показать Latency

На скриншоте показать Initiation Interval

#### •Сделать solution2

задать: clock period 8; clock\_uncertainty 0.1 осуществить моделирование осуществить синтез

#### привести в отчете:

- performance estimates=>summary
- utilization estimates=>summary
- Performance Profile
- scheduler viewer (выполнить Zoom to Fit)

На скриншоте показать Latency

На скриншоте показать Initiation Interval

• resource viewer (выполнить Zoom to Fit)

На скриншоте показать Latency

На скриншоте показать Initiation Interval

Осуществить C|RTL моделирование

Открыть временную диаграмму (все сигналы)

Отобразить два цикла обработки на одном экране

На скриншоте показать Latency

На скриншоте показать Initiation Interval

• Выводы

Объяснить отличие двух solutions

## Ход работы

#### Решение 1

- 1. Создание проекта lab1\_1.
- 2. Подключение файлов lab1\_1.c, lab1\_1\_test.c.

```
lab1 1.c:
     int lab1 1 (char a, char b, char c, char d) {
     int y;
     y = a*b+c+d;
     return y;
     lab1_1_test.c
#include <stdio.h>
int main()
     int inA, inB, inC, inD;
     int res;
     // For adders
     int refOut[3] = \{270, 490, 1310\};
     int pass;
     int i;
     inA = 10;
     inB = 20;
     inC = 30;
     inD = 40;
     // Call the adder for 5 transactions
     for (i=0; i<3; i++)
           res = lab1 1(inA, inB, inC, inD);
           fprintf(stdout, " %d*%d+%d+%d=%d \n", inA, inB, inC, inD,
res);
       // Test the output against expected results
           if (res == refOut[i])
                pass = 1;
           else
                pass = 0;
           inA=inA+10;
           inB=inB+10;
           inC=inC+10;
           inD=inD+10;
     }
```

```
if (pass)
{
          fprintf(stdout, "------Pass!-----\n");
          return 0;
}
else
{
          fprintf(stderr, "-----Fail!-----\n");
          return 1;
}
```

3. Конфигурирование решения.



# Моделирование

## 4. Результат моделирования заданного решения:

Моделирование выполнено без ошибок. Тест пройден успешно.

#### Синтез

5. Выполним команду Solution-> Run C Synthesis -> Active solution

Производительность



Достигнутая задержка (estimated) равна 3,820 + (погрешность - uncertainty) 0,10. Величина задержки укладывается в заданные требования к тактовой частоте.

Занимаемые ресурсы



Данный проект будет занимать на микросхеме: 1 DSP блок.

DSP блок — цифровой процессор обработки сигналов, специализированный микропроцессор, особенностью работы которого является поточный характер обработки больших объемов данных в реальном масштабе времени и, обычно, с интенсивным обменом данных с другими внешними устройствами. (Нужен для преобразования сигналов, представленных в виде цифр, как правило, в режиме реального времени). В данном блоке будут использованы сумматор и умножитель. 12 регистров для хранения и считывания данных (чисел). 37 LUT

# 6. Перейдем на вкладку Analysis.



Задержка времени со старта до момента получения значений составляет 2 такта. Задержка времени с момента старта до готовности инициализации (получения новых значений) – 3 такта. Временная диаграмма:



Получение результата происходит следующим образом:

- Первый такт
  - о Считывание параметра b
  - о Считывание параметра а
  - о Умножение параметров а и в
- Второй такт
  - о Считывание параметра d
  - о Считывание параметра с
  - Сложение параметров d и с
- Третий такт
  - о Результаты сложения и умножения складываются -> ответ

На следующем такте возможно поступление новых данных.

# 7. Профиль ресурсов



#### Значения в отчете аналогичны значениям в пункте 5.

## C/RTL моделирование

## 8. Результат выполнения

## 9. Отчет о выполнении



#### Результаты идентичны полученным в пункте 6.



#### Решение 2

### Моделирование

10. Создание и конфигурирование решения.



Исходные файлы соответствуют файлам решения 1.

#### Синтез

11. Выполним команду Solution-> Run C Synthesis -> Active solution

Производительность



Несмотря на то, что полученное решение укладывается в заданный период тактовой частоты, величина полученной задержки значительно отличается по отношению к первому решению. Результаты свидетельствуют о том, что измененные параметры влекут за собой изменение устройства.

Затрачиваемые ресурсы

| tilization Estima | tes      |        |       |      |      |  |
|-------------------|----------|--------|-------|------|------|--|
| Summary           |          |        |       |      |      |  |
| Name              | BRAM_18K | DSP48E | FF    | LUT  | URAM |  |
| DSP               | -        | 1      | -     | -    | -    |  |
| Expression        | -        | -      | 0     | 16   | -    |  |
| FIFO              | -        | -      | -     | -    | -    |  |
| Instance          | -        | -      | -     | -    | -    |  |
| Memory            | -        | -      | -     | -    | -    |  |
| Multiplexer       | -        | -      | -     | -    | -    |  |
| Register          | -        | -      | -     | -    | -    |  |
| Total             | 0        | 1      | 0     | 16   | 0    |  |
| Available         | 40       | 40     | 16000 | 8000 | 0    |  |
| Utilization (%)   | 0        | 2      | 0     | ~0   | 0    |  |

По сравнению с решением 1, в схеме отсутствуют регистры и мультиплексоры.

## 12. Перейдем на вкладку Analysis.



На изображении видно, что до получения ответа требуется 0 тактов, а готовность получения новых данных наступает уже через 1 такт. По сравнению с диаграммой решения 1 произошли изменения: чтения всех параметров происходит одновременно, после этого сразу производятся действия умножения и сложения, сразу после произведения умножения считанных параметров осуществляется переход к сложению и получению конечного результата.

Общий отчет о затраченных ресурсах



## C/RTL моделирование

### 13. Результат выполнения

```
Compiling module work.glbl
Built simulation snapshot lab1_1
****** Webtalk v2019.2 (64-bit)
  **** SW Build 2708876 on Wed Nov 6 21:40:23 MST 2019
  **** IP Build 2700528 on Thu Nov 7 00:09:20 MST 2019
    ** Copyright 1986-2019 Xilinx, Inc. All Rights Reserved.
source D:/Antonov/lab1_z1/lab1_z1/lab1_1/solution2/sim/verilog/xsim.dir/lab1_1/webtalk/xsim_webtalk.tcl -notrace
INFO: [Common 17-186] 'D:/Antonov/lab1_z1/lab1_z1/lab1_1/solution2/sim/verilog/xsim.dir/lab1_1/webtalk/usage_statistics_ext_
INFO: [Common 17-206] Exiting Webtalk at Thu Dec 12 02:52:05 2019...
***** xsim v2019.2 (64-bit)
  **** SW Build 2708876 on Wed Nov 6 21:40:23 MST 2019
**** IP Build 2700528 on Thu Nov 7 00:09:20 MST 2019
    ** Copyright 1986-2019 Xilinx, Inc. All Rights Reserved.
INFO: [Common 17-206] Exiting xsim at Thu Dec 12 02:53:24 2019...
INFO: COSIM 212-316 Starting C post checking ...
  10*20+30+40=270
  20*30+40+50=690
  30*40+50+60=1310
 -----Pass!-----
INFO: [COSIM 212-1000] *** C/RTL co-simulation finished: PASS ***
INFO: [COSIM 212-210] Design is translated to an combinational logic. II and Latency will be marked as all 0.
Finished C/RTL cosimulation.
```

В ходе выполнения было получено информационное сообщение: «Дизайн переводится в комбинационную логику. II и Latency будут помечены как все 0.»

#### 14. Отчет решения



По сравнению с предыдущим данное решение является комбинаторным.



Получение ответа происходит без задержек.

#### Выводы

В ходе работы были рассмотрены два решения отличающиеся лишь параметром периода тактовой частоты. В ходе выполнения лабораторной работы был получен результат, что при большем периоде тактов, программа сумела вместить в 1 период чисто комбинаторную схему, в то время как при меньшем периоде это оказалось невозможным. Были получены 2 решения: первое – полный цикл выполнения составил 3 такта, а максимальная задержка обработки сигнала на такте составляет 3.82 нс, и второе –комбинаторное решение, задержка в котором составила значительно большую величину 7.18 нс, но при этом все действия выполняются всего за 1 период тактового сигнала.